職位描述
該職位還未進行加V認證,請仔細了解后再進行投遞!
崗位職責:
1.負責模擬電路的版圖設計、版圖驗證,例如:DRC/LVS/ERC;
2.與設計工程師充分溝通,確保完全理解設計對版圖的要求;
3.相關文檔的撰寫;
4.先進工藝模擬版圖或BCD工藝模擬版圖經驗值優先。
職位要求:
1.微電子、電子工程專業本科以上學歷;
2.一年以上IC layout經驗,有先進工藝模擬版圖經驗者優先;
3.能熟練使用主流IC版圖設計工具,如Virtuso、Laker等、版圖驗證工具,如calibre,能看懂不同Foundry的DRC/LVS rule file;
4.熟悉模擬/數?;旌想娐返陌鎴D設計方法和技巧,能高質量獨立完成大規模的模擬模塊版圖設計;
5.熟悉集成電路CMOS工藝流程以及電路基礎知識;
6.具有良好的溝通能力和團隊合作精神。
1.MSEE,at least 1 year PR experience for engineer,3 years for senior engineer
2.Knowledge about PR,STA,DRC,LVS
3.Familiar with ICC,Encounter,PT,Calibre etc. EDA tools.
4.Skill in tcl/perl scripts
5.Better to have 65/40/28nm experience
工作地點
地址:深圳龍崗區深圳-龍崗區坂田


職位發布者
HR
廣州思信電子科技有限公司

-
電子技術·半導體·集成電路
-
200-499人
-
公司性質未知
-
上海張江高科技園區祖沖之路2305號b幢610室